• Descargas

    Clases Teóricas

    • 27/01 : Introducción e historia

      27/01 : Modelo de Von Neumann

    • 29/01 : Sistemas de numeración
    • 30/01 : Representación de la información
    • 03/02 : Lógica digital (combinatorios)
    • 05/02 : Lógica digital (secuenciales)
    • 06/02 : CPU + ISA 1/2: Ciclo de instrucción
    • 10/02 : CPU + ISA 2/2: Formato de instrucción + modo de direccionamiento
    • 19/02 : Microprogramación
    • 20/02 : Memoria Cache
    • 24/02 : E/S (interrupciones + RAI + DMA)
    • 26/02 : Almacenamiento
    • 27/02 : Buses

    Clases Practicas

    • 29/01 : Introducción a Orga1

      29/01 : Representación de números enteros

    • 30/01 : Representación de números reales y caracteres
    • 03/02 : Lógica digital (combinatorios 1)
    • 05/02 : Lógica digital (combinatorios 2)
    • 06/02 : Lógica digital (secuenciales)
    • 10/02 : Ciclo de ejecución + arquitectura Orga 1
    • 12/02 : Formato de instrucción + modo de direccionamiento
    • 20/02 : Microprogramación
    • 24/02 : Memoria Cache
    • 26/02 : E/S (interrupciones + Polling + RAI + DMA)
    • 27/02 : Buses

    Talleres

    • 09/02 : Lógica Digital | Logisim | Taller_A_alu.circ | Taller_B_alu.circ
    • 11/02 : Seguimiento | asms.zip | simulador.jar
    • 23/02 : Microprogramación | archivos
    • 02/03 : Interrupciones | archivos | Clase
    • 04/03 : Buses | archivos

    Practicas

    • Practica 1 - Representación de la información
    • Practica 2 - Lógica Digital
    • Practica 3 - Arquitectura del CPU
    • Practica 4 - Dise.o ISA
    • Practica 5 - Microarquitectura del CPU
    • Practica 6 - Cache
    • Practica 7 - Entrada/Salida
    • Practica 8 - Buses

    Parciales

    • Primer Parcial
    • Segundo Parcial
    • Recuperatorio del Primer Parcial
    • "Recuperatorio del Segundo Parcial"